电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

简易数字信号传输性能分析仪VIP专享VIP免费

简易数字信号传输性能分析仪_第1页
简易数字信号传输性能分析仪_第2页
简易数字信号传输性能分析仪_第3页
2011年全国大学生电子设计竞赛简易数字信号传输性能分析仪(E题)【本科组】2011年9月6日摘要本系统基于XilinxSpartan系列FPGA设计的一个简易数字信号传输性能分析仪,ISE环境下使用Verilog语言编程,产生m序列,并且可以数据率10K~100K的变化,从而实现数字信号发生器和为伪随机信号发生器。利用信号经过低通滤波器和对伪随机信号的衰减求和来模拟传输信道。数字信号分析电路利用锁相环来提取同步时钟,以此显示数字信号的眼图。关键词:FPGA;m序列;信道模拟;低通滤波;锁相环;眼图;目录1系统方案....................................................................11.1信号发生模块的论证与选择.............................................................................................11.2低通滤波器的论证与选择.................................................................................................11.3电源模块的论证与选择.....................................................................................................22系统理论分析与计算..........................................................22.1低通滤波器设计...............................................................................................................22.1.1定义:........................................................................................................................22.1.2带外衰减:.................................................................................................................22.2m序列数字信号.................................................................................................................22.2.1定义:....................................................................................................................22.2.2特性:.....................................................................................................................32.2.3产生:.....................................................................................................................32.3同步信号提取.....................................................................................................................32.3.1定义:.....................................................................................................................32.3.2原理:.....................................................................................................................32.3.3通过数字锁相环同步频率......................................................................................42.4眼图显示方法:.................................................................................................................42.42成因:...............................................................................................................................42.43作用:..............................................................................................................................43电路与程序设计..............................................................43.1电路的设计.........................................................................................................................43.1.1系统总体框图..........................................................................................................43.1.2数字信号发生子系统框图与电路原理图..............................................................53.1.3信号处理子系统框图与电路原理图.............................................................

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部