共模电感与差模电感的区别电源滤波器的设计通常可从共模和差模两方面来思索。共模滤波器最紧要的局部就是共模扼流圈,与差模扼流圈相比,共模扼流圈的一个明显长处在于它的电感值极高,并且体积又小,设计共模扼流圈时要思索的一个紧要 Issue(问题)是它的漏感,也就是差模电感。通常,计算漏感的方法是假定它为共模电感的 1%,实践上漏感为共模电感的 0.5%〜4%之间。在设计最优功能的扼流圈时,这个误差的影响能够是不容无视的。漏感的紧要性漏感是如何构成的呢?严密绕制,且绕满一周的环形线圈,即便没有磁芯,其全部磁通都集中在线圈“芯”内。但是,假如环形线圈没有绕满一周,或许绕制不严密,那么磁通就会从芯中走漏出来。这种效应与线匝间的绝对间隔和螺旋管芯体的磁导率成反比。共模扼流圈有两个绕组,这两个绕组被设计成使它们所流过的电流沿线圈芯传导时方向相反,从而使磁场为 0。假如为了平安起见,芯体上的线圈不是双线绕制,这样两个绕组之间就有十分大的间隙,自然就引发磁通“走漏”,这即是说,磁场在所关怀的各个点上并非真正为 0。共模扼流圈的漏感是差模电感。现实上,与差模有关的磁通必需在某点上分开芯体,换句话说,磁通在芯体内部构成闭合回路,而不只仅只局限在环形芯体内。假如芯体具有差模电感,那么,差模电流就会使芯体内的磁通出现偏离零点,假如偏离太大,芯体便会出现磁饱和景象,使共模电感根本与无磁芯的电感一样。后果,共模辐射的强度就好像电路中没有扼流圈一样。差模电流在共模环形线圈中引发的磁通偏离可由下式得出:式中,是芯体中的磁通变化量,Ldm 是测得的差模电感,是差模峰值电流,n 为共模线圈的匝数。由于能够经过控制 B 总,使之小于 B 饱和,从而避免芯体出现磁饱和景象,有以下规律:式中,是差模峰值电流,Bmax 是磁通量的最大偏离,n 是线圈的匝数,A 是环形线圈的横截面积。Ldm 是线圈的差模电感。共模扼流圈的差模电感能够按如下办法测得:将其一引腿两端短接,接着测量另外两腿间的电感,其示值即为共模扼流圈的差模电感。共模扼流圈综述滤波器设计时,假定共模与差模这两局部是彼此独立的。但是,这两局部并非真正独立,由于共模扼流圈能够提供十分大的差模电感。这局部差模电感可由分立的差模电感来模仿。为了应用差模电感,在滤波器的设计进程中,共模与差模不应一同实行,而应该依据一定的顺序来做。首先,应该测量共模噪声并将其滤除掉。采用差模抑制网络(Different...