声音采集电路设计论文 1 系统的总体结构与设计 1.1 声音采集模块 声音采集模块是实现声音的采集与处理的第一步,其中传感器采纳驻极体传声器。传声器的主要作用是将声音传换成电压量,以供后级电路的滤波和放大。经过调理后的电压信号再送入模数转换器(ADC)进行数字量化。 1.2A/D 控制电路的设计 AD 转换部分是整个声音采集系统的关键。本设计选用了一款精度采样频率较高(12 位,1.65μs)的模数转换芯片 AD7864,其采纳 5V 单电源供电。4 个通道上的输入信号可同步进行采样,因而可保留 4 个输入通道上的信号相位信息。模数转换器控制模块主要在 FPGA 的 基 础 上 来 实 现 , 其 中 FPGA 采 纳 Altera 公 司 的Cyclone 系列 EP1C12FQ240C8。ADC 控制器采纳 VerilogHDL程序编程实现,设计过程中主要采纳了状态机。模数转换器控制流程图 AD7864 模数转换后数据的读取有两种方法:转换中读取和转换后读取。本设计采纳先转换后读取数据的方法,具体工作过程如下:当转换起始信号 CONVST 上升沿时,4 个采样保持器进入保持状态开始对选择的通道采样。同时,BUSY 输出信号被触发为高电平,并在转换过程中一直保持为高,当全部通道转换结束后,才变为低电平。EOC 信号在 AD7864,其采纳 5V 单电源供电。4 个通道上的输入信号可同步进行采样,因而可保留 4 个输入通道上的信号相位信息。AD7864 模数转换后数据的读取有两种方法:转换中读取和转换后读取。本设计采纳先转换后读取数据的方法,具体工作过程如下:当转换起始信号 CONVST 上升沿时,4 个采样保持器进入保持状态,开始对选择的通道采样。同时,BUSY 输出信号被触发为高电平,并在转换过程中一直保持为高,当全部通道转换结束后,才变为低电平。EOC 信号在每一个通道转换结束时均有效。全部通道转换后的数据保存在 AD7864 内部相应的锁存器中。全部通道转换结束后,当片选信号和读信号有效时,就可以根据转换顺序从数据总线上并行读取数据。 1.3 存储模块 模数转换的数据经过 FPGA 芯片内部的存储器进行缓存,之后通过 UA R T 向上位机传输或者存入 SD 卡。SD 卡是基于快速闪存的新一代存储器,具有体积小、容量大、移动方便等特点。本设计采纳闪迪公司的 8G 容量 SD 卡作为系统的存储模块。SD 卡的读写采纳 SPI 模式。SPI 模式使用字节传输,其优点是简化主机的设计。读写 SD 卡的操作都需要先对 SD 卡进...