电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

基于FPGA的奇偶分频器的设计与实现

基于FPGA的奇偶分频器的设计与实现_第1页
基于FPGA的奇偶分频器的设计与实现_第2页
基于FPGA的奇偶分频器的设计与实现_第3页
内蒙古科技大学本科生毕业设计说明书(毕业论文)题 目:基于 FPGA 的奇偶分频器的设计与实现学生姓名:学 号:专 业:电子信息工程班 级:电信 10—1 班指导老师: 基于 FPGA 的奇偶分频器的设计与实现摘 要分频器作为一种最基本的数字电路,广泛的应用在各种复杂的逻辑电路设计中,对于 FPGA 芯片来说,虽然能用自带的锁相环来产生一部分我们所需的频率,但是,用 VHDL 语言实现分频能从同一时钟较为方便、快捷的生成多个所需要的频率,同时能够实现信号的同步,因此,分频器的应用非常广泛.本设计应用软件为开发平台,运用 VHDL 语言编程实现整数的奇偶分频的设计,在 本 设 计 中 实 现 了 0 、 2 、 4 、 6 、 8 、 10 、 12 、 14 偶 数 的 整 数 分 频 器 设 计 和1、3、5、7、9、11、13、15 奇数的整数分频器设计。通过仿真结果,验证了设计的正确性.关键词:FPGA;分频器;VHDL 语言;Quartus ⅡDesign and implementation of FPGA—based parity dividerAbstractDivider as a basic digital circuits , widely used in a variety of complex logic circuit design, the FPGA chip, although able to own a part of our phase—locked loop to produce the desired frequency, but using VHDL language divide from the same clock frequency is more convenient and efficient to generate multiple needs, while able to achieve synchronization signal, and therefore, the divider is widely used。 The design of application software development platform, the use of VHDL language programming odd integer divider design , the design is implemented in an even integer divider 0,2,4,6,8,10,12,14 design and 1,3,5,7,9,11,13,15 odd integer divider design。 The simulation results verify the correctness of the design.Key words:FPGA; divider; VHDL language;Quartus Ⅱ目录摘要IAbstract 1 第一章 绪论 1 1 。 1 课题来源 1 1 。 2 选题的意义和目的 1 1 。 3 课题讨论现状 3 1.4 本文组织结构 4 第二章 EDA 技术 5 2 。 1 FPGA 技术 5 2 。 2 Quartus Ⅱ 软件简介 6...

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部